Line width roughness effects on device performance

 
Το τεκμήριο παρέχεται από τον φορέα :
ΤΕΙ Αθήνας
Αποθετήριο :
Υπατία - Ιδρυματικό Αποθετήριο
δείτε την πρωτότυπη σελίδα τεκμηρίου
στον ιστότοπο του αποθετηρίου του φορέα για περισσότερες πληροφορίες και για να δείτε όλα τα ψηφιακά αρχεία του τεκμηρίου*
κοινοποιήστε το τεκμήριο



Line width roughness effects on device performance (EN)

Πάτσης, Γεώργιος (EL)
Γογγολίδης, Ευάγγελος (EL)
Κωνσταντούδης, Βασίλειος (EL)

N/A (EN)

The role of the gate width in the effects of Line Width Roughness (LWR) on transistor performance is investigated. Two mathematical results regarding the statistical nature of LWR are presented and discussed. Exploiting the implications of these results through a 2D modeling approach, we indicate that, for fixed LWR, transistors with large gate widths seem to mitigate the degradation effects of LWR on transistor performance. (EN)

conferenceItem
poster

Semiconductor device (EN)
Μικροηλεκτρονική (EN)
Microelectronics (EN)
Συσκευή ημιαγωγών (EN)

ΤΕΙ Αθήνας (EL)
Technological Educational Institute of Athens (EN)

27th International Conference on Microelectronics (EN)

Αγγλική γλώσσα

2010-05-16

DOI: 10.1109/MIEL.2010.5490486

ΙΕΕΕ (EN)



*Η εύρυθμη και αδιάλειπτη λειτουργία των διαδικτυακών διευθύνσεων των συλλογών (ψηφιακό αρχείο, καρτέλα τεκμηρίου στο αποθετήριο) είναι αποκλειστική ευθύνη των αντίστοιχων Φορέων περιεχομένου.