Scalable processors in the billion-transistor Era: IRAM

 
δείτε την πρωτότυπη σελίδα τεκμηρίου
στον ιστότοπο του αποθετηρίου του φορέα για περισσότερες πληροφορίες και για να δείτε όλα τα ψηφιακά αρχεία του τεκμηρίου*
κοινοποιήστε το τεκμήριο



Scalable processors in the billion-transistor Era: IRAM (EN)

Kozyrakis, CE (EN)
Patterson, D (EN)
Golbus, J (EN)
Perissakis, S (EN)
Treuhaft, N (EN)
Fromm, R (EN)
Groibstad, B (EN)
Asanovic, K (EN)
Thomas, R (EN)
Yelick, K (EN)
Anderson, T (EN)
Keeton, K (EN)
Cardwell, N (EN)

N/A (EN)

ther architecture alternatives, like wide superscalarand VLIW (very long instruction word), suffer fromdrawbacks---implementation complexity, low utilizationof resources, and immature compiler technology---or deliver only modest performance improve--ments. Moreover, they usually exacerbate the mainmemory bandwidth bottleneck.3Beyond the uniprocessor, the possibility exists forthe integration of multiple processors on a single die,but this integration would place even greater... (EN)

journalArticle

Intelligent random access storage (IRAM) (EN)
Performance Improvement (EN)
Cost effectiveness (EN)
Microprocessor chips (EN)
Storage allocation (computer) (EN)
Billion transistors (EN)
Bandwidth (EN)
Very Long Instruction Word (EN)
Vector compilation technology (EN)
Random access storage (EN)
Transistors (EN)

Εθνικό Μετσόβιο Πολυτεχνείο (EL)
National Technical University of Athens (EN)

Computer (EN)

1997


N/A (EN)



*Η εύρυθμη και αδιάλειπτη λειτουργία των διαδικτυακών διευθύνσεων των συλλογών (ψηφιακό αρχείο, καρτέλα τεκμηρίου στο αποθετήριο) είναι αποκλειστική ευθύνη των αντίστοιχων Φορέων περιεχομένου.