Simulation of crosstalk in high-speed multilayer off-chip interconnections

δείτε την πρωτότυπη σελίδα τεκμηρίου
στον ιστότοπο του αποθετηρίου του φορέα για περισσότερες πληροφορίες και για να δείτε όλα τα ψηφιακά αρχεία του τεκμηρίου*
κοινοποιήστε το τεκμήριο

Simulation of crosstalk in high-speed multilayer off-chip interconnections (EN)

Avaritsiotis, JN (EN)
Dimopoulos, KZ (EN)
Papaioannou, DA (EN)

N/A (EN)

Results of simulation of the electrical performance at 1 Gbit/s of a number of different off-chip interconnection architectures are presented, with emphasis given to the dependence of crosstalk on the geometries and dielectric constants of the insulating layers, as well as on the widths and separations of the conductors. The results indicate that crosstalk may be reduced not only by using low ε{lunate}r values for the dielectrics, but also by reducing the conductor-to-wire ground separation which simultaneously neutralizes the role of the ε{lunate}r value on crosstalk and line impedance. © 1993. (EN)


Electric conductors (EN)
Computer simulation (EN)
Computer software (EN)
Dielectric materials (EN)
Crosstalk (EN)
Electric insulators (EN)
High speed multilayer off chip interconnections (EN)
Integrated circuits (EN)
Electric waveforms (EN)
High Speed (EN)
Interfaces (materials) (EN)
Conductor to wire ground separation (EN)
Electromagnetic wave attenuation (EN)
Mathematical models (EN)
Electromagnetic wave polarization (EN)
Electromagnetic dispersion (EN)

Εθνικό Μετσόβιο Πολυτεχνείο (EL)
National Technical University of Athens (EN)

Microelectronics Journal (EN)


N/A (EN)

*Η εύρυθμη και αδιάλειπτη λειτουργία των διαδικτυακών διευθύνσεων των συλλογών (ψηφιακό αρχείο, καρτέλα τεκμηρίου στο αποθετήριο) είναι αποκλειστική ευθύνη των αντίστοιχων Φορέων περιεχομένου.