δείτε την πρωτότυπη σελίδα τεκμηρίου
στον ιστότοπο του αποθετηρίου του φορέα για περισσότερες πληροφορίες και για να δείτε όλα τα ψηφιακά αρχεία του τεκμηρίου*



Multiplexer-based array multipliers (EN)

Pekmestzi, KZ (EN)

journalArticle (EN)

2014-03-01T01:14:51Z
1999 (EN)


A new algorithm for the multiplication of two n-bit numbers based on the synchronous computation of the partial sums of the two operands is presented. The proposed algorithm permits an efficient realization of the parallel multiplication using iterative arrays. At the same time, it permits high-speed operation. Multiplier arrays for positive numbers and numbers in two's complement form based on the proposed technique are implemented. Also, an efficient pipeline form of the proposed multiplication scheme is introduced. All multipliers obtained have low circuit complexity permitting high-speed operation and the interconnections of the cells are regular, well-suited for VLSI realization. © 1999 IEEE. (EN)

Engineering, Electrical & Electronic (EN)
Computer Science, Hardware & Architecture (EN)

Parallel processing systems (EN)
Algorithms (EN)
Array multipliers (EN)
Two's complement multiplication (EN)
Multiplication algorithm (EN)
Pipeline processing systems (EN)
Digital arithmetic (EN)
Pipeline multipliers (EN)
Iterative methods (EN)
Interconnection networks (EN)
Multiplying circuits (EN)

IEEE Transactions on Computers (EN)

Αγγλική γλώσσα

IEEE COMPUTER SOC (EN)




*Η εύρυθμη και αδιάλειπτη λειτουργία των διαδικτυακών διευθύνσεων των συλλογών (ψηφιακό αρχείο, καρτέλα τεκμηρίου στο αποθετήριο) είναι αποκλειστική ευθύνη των αντίστοιχων Φορέων περιεχομένου.