A bit-interleaved systolic architecture for a high-speed RSA system

Το τεκμήριο παρέχεται από τον φορέα :
National Technical University of Athens   

Αποθετήριο :
Digital Library of National Technical University of Athens | Dspace@NTUA   

δείτε την πρωτότυπη σελίδα τεκμηρίου
στον ιστότοπο του αποθετηρίου του φορέα για περισσότερες πληροφορίες και για να δείτε όλα τα ψηφιακά αρχεία του τεκμηρίου*



A bit-interleaved systolic architecture for a high-speed RSA system (EN)

Moshopoulos, NK (EN)
Pekmestzi, KZ (EN)

journalArticle (EN)

2014-03-01T01:15:58Z
2001 (EN)


A new systolic serial-parallel scheme that implements the Montgomery multiplier is presented. The serial input of this multiplier consists of two sets of data that enter in a bit-interleaved form. The results are also derived in the same form. The design, with minor modifications, can be used for the implementation of the RSA algorithm by realizing the square-and-multiply algorithm. The circuit yields the lowest hardware complexity reported and permits high-speed operation with 100% efficiency. (C) 2001 Elsevier Science B.V. All rights reserved. (EN)

Engineering, Electrical & Electronic (EN)
Computer Science, Hardware & Architecture (EN)

RSA (EN)
Systolic circuits (EN)
Algorithms (EN)
Computer hardware (EN)
Logic circuits (EN)
Montgomery (EN)
Square and multiply (EN)
Systolic circuit (EN)
Multiplying circuits (EN)

Integration, the VLSI Journal (EN)

Αγγλική γλώσσα

ELSEVIER SCIENCE BV (EN)




*Η εύρυθμη και αδιάλειπτη λειτουργία των διαδικτυακών διευθύνσεων των συλλογών (ψηφιακό αρχείο, καρτέλα τεκμηρίου στο αποθετήριο) είναι αποκλειστική ευθύνη των αντίστοιχων Φορέων περιεχομένου.